学科分类
/ 1
9 个结果
  • 简介:微利时代,如果不能降低企业的运营成本,那么企业必然会亏损甚至面临被淘汰的局面。为了应对如此严峻形势,推行精益生产方式将是控制浪费、节约成本最好的一种生产方式。

  • 标签: 精益生产方式 效益化 运营成本 节约成本 企业 浪费
  • 简介:结合沉镍金工艺,站在收支平衡的角度,从合理沉积、降低带出、废液回收这三方面,来进行金盐利用率提高的论述。

  • 标签: 沉镍金 收支平衡
  • 简介:概述了利用电容膜降低PWB噪声的方法,可以有效地降低电源-地线层之间的谐振和电源脉动电压.

  • 标签: PWB 噪声 地线 谐振 电源 电压
  • 简介:为了减少复杂设计中可能的亚稳态风险,不少公司都采用工具或人工来检查设计中存在跨时钟域的问题。传统的检查方法只能检查设计中是否做了跨时钟域的处理,却无法检查处理得是否合理,而静态Formal验证技术采用数学穷举的方法,利用断言对设计中的同步器进行快速验证,确保数据的可靠传输,有效避免了一些设计缺陷。Mentor公司的QuestaCDC和Forma1工具可以对设计进行跨时钟域的检查,并可用Formal引擎证明设计中跨时钟域同步器与其断言的一致性,可极大地提高复杂设计的验证效率和鲁棒性。

  • 标签: 亚稳态 跨时钟域检查 静态验证技术Formal 断言
  • 简介:随着安全算法的发展,其复杂性和算法操作数据位数也随之迅速增加。安全算法的硬件实现和加速器化已成为必然趋势。本文针对北京华虹集成电路设计有限公司的安全算法加速器IP核的验证项目,介绍了Synopsys公司VMM验证平台和AMBAVIP在其中的应用。主要阐述了选择VMM验证平台与AMBAVIP的依据;VMM环境中定向测试发生器(Generator)模块的编写、测试案例编写、安全算法的设计、仿真信息筛选方面的应用技巧。通过本验证平台,查出了加速器很多处设计错误。仿真平台验证结束后,在FPGA上对本加速器进行了大量椭圆曲线的测试。所有测试全部通过,证明了本验证平台的有效性。

  • 标签: 验证 VMM AMBA VIP 安全算法加速器 SYSTEMVERILOG
  • 简介:本文介绍了利用Cadence公司的SPB15.5软件实现电路的原理图级到PCB级设计的分布式并行设计方法,并利用该设计方法在较短的设计周期内实现了一个高复杂度的电路设计,提高整个设计的设计效率和设计的可靠性,为工程进度提供了保障.

  • 标签: 公司软件 利用公司 原理图并行