学科分类
/ 25
500 个结果
  • 简介:在系统芯片(SOC)技术飞速发展的今天,作为几乎所有SOC不可或缺的组成部分,智能电源类IP的研究开发日益显出其必要性和迫切性。本文给出若干电源类IP的设计实例,包括电压参考源、电压调节器、振荡器、欠压锁定比较器、电压过零比较器等,并将使之能支持多种SOC的设计。

  • 标签: 系统芯片 智能电源电路 IP核 电压参考源 电压调节器 振荡器
  • 简介:SoC是超大规模集成电路的发展趋势和新世纪集成电路的主流[1].其复杂性以及快速完成设计、降低成本等要求,决定了系统级芯片的设计必须采用IP(IntellectualProperty)复用的方法.本文介绍以可复用IP设计方法,设计串行外设接口SPI(SerialPeripheralInterface)模块IP的思路,用Verilog语言实现,并经FPGA验证,通过TSMC(台湾集成电路制造公司)的0.25μm工艺生产线流水实现,完成预期功能.

  • 标签: IP核 可复用 FPGA验证 超大规模集成电路 TSMC 系统级芯片
  • 简介:通过TSMC(台湾集成电路制造公司)的0.25μm工艺生产线流水实现,本文介绍以可复用IP设计方法,决定了系统级芯片的设计必须采用IP(IntellectualProperty)复用的方法

  • 标签: 复用模块 核设计 模块核
  • 简介:介绍一种基于FPGA的LCD液晶显示驱动IP的设计。该设计采用VHDL硬件描述语言,以Ahera公司的CycloneⅡ系列FPGA—EP2C8Q208C8芯片为载体,实现了对液晶显示的控制。结果表明,该设计是实现12864液晶显示的一种行之有效的方法,且控制灵活,可靠性高。

  • 标签: FPGA IP核 LCD 有限状态机
  • 简介:围绕基于IP和FPGA设计SoC片上系统这一主题,定义处理MORSE码的SoC的功能和MORSE码传输协议;根据定义的MORSE码传输协议,重点分析并设计MORSE码串行异步通信模块;对Core8051-IP进行扩展、裁剪和修改,完成基于IP的MORSE码处理的SoC设计。

  • 标签: IP软核 FPGA MORSE码 SOC
  • 简介:数字脉冲压缩技术在现代雷达中已得到广泛应用,但不同雷达的参数各不相同,脉压处理电路也各不相同,因而使脉压电路的通用性甚差。该文介绍了一种基于现场可编程门阵列(FPGA)的参数化时域脉;中压缩IP的设计方法。用该方法设计的脉冲压缩IP通过参数化方式.使电路能适应脉冲压缩工作模式数、最大处理点数、输入数据率、数据/系数的宽度、乘法器流水级数及各种工作模式的对称性的改变,从而使脉压电路的通用性大为增强。

  • 标签: 时域脉 中压缩 参数化设计 现场可编程门阵列 IP核
  • 简介:为了提高AES算法中IP数据的吞吐量并同时减小硬件资源的占用,以达到速度和面积的折中实现,采用混合流水线结构和可重构技术完成了IP的设计.该设计包括在同一个混合流水线结构的流程中实现了AES算法的加密和解密过程;根据有限域的性质,对AES算法中的Sbox盒进行了优化;结合可重构技术,完成了对AES轮变换的主要构件ShiftRow和MixColumn的优化.本设计在XilinxVirtex2pxc2vp20-7FPGA器件上完成,其数据吞吐量达到2.58Gbit/s,所需组合逻辑仅为3233块,通过与同型号器件上的其他设计进行对比,实现了速度和面积的折中,在吞吐量和面积上都得到了比较理想的结果.

  • 标签: AES算法 可重构 流水线 有限域 轮变换
  • 简介:本文介绍了一种与PIC16C57单片机兼容的RISC的生成以及FPGA的实现,所得到的用VerilogHDL语言编写的软核能够用于SOC(系统芯片).

  • 标签: IP核 RISC FPGA SOC PIC单片机
  • 简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP的整体架构,并使用VerilogHDL语言完成DDR3控制器IP。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP的总线利用率达到66.6%。

  • 标签: DDR3内存 AXI总线 JEDEC标准 XILINX FPGA
  • 简介:IP是英文“IntellectualProperty”的缩写,直译为“知识产权”。,“大IP”,则指那些在网络上已经非常火爆、拥有强大粉丝群的知识产权作品。比如,近年来备受追捧的《盗墓笔记》《小时代》《琅琊榜》等都可以被称作“大IP”。这些大IP可以被开发为电视剧、漫画、游戏和其他周边产品,非常有商业价值。

  • 标签: IP 知识产权 商业价值 电视剧
  • 简介:IP电话又叫VOIP(voiceoverIntemetprotocol)电话,是指应用于IP网络上实现语音信号传输的一项新的数据网络集成技术。IP(Intemetprotocol),即网际协议。指网络间互连进行通信时事先约定好的而且必须遵守的一套规则。凡是遵守IP协议的网络都叫IP网络。人们当前最熟悉的IP网络就是遍布全球的国际互联网(Intemet)。任何网络

  • 标签: IP电话 VOIP电话 数据网络集成技术 网际协议