简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。
简介:近日,省科技厅、省财政厅联合下发《广东省重大科技成果产业化基金实施方案》。根据方案,省拟安排50亿元重大科技成果产业基金扶持科技型企业发展。方案明确,发挥财政科技资金对创新驱动的扶持引导作用,对具有国内自主知识产权和国际先进水平的重大科研创新成果产业化进行投资,争取将50亿元的省重大科技产业化基金通过母子基金架构引导放大至500亿元,带动超过1500亿元的社会资金自投入科技成果产业化,力争形成60~200支子基金,投资300~2000家科技型企业,推动50~200家科技型企业在新三板、创业板、中小板等多层次资本市场进行IPO。