学科分类
/ 1
6 个结果
  • 简介:CORDIC算法在通信和图像处理等各个领域有着广泛的应用,但是浮点CORDIC由于迭代延时大且实现复杂没有得到很好的应用,本文提出了一种修正浮点CORDIC算法:高精度顺序迭代HPORCORDIC。该算法以接近定点的运算代价完成浮点运算迭代,运算速度和硬件实现规模与定点CORDIC相当,运算精度与浮点CORDIC相当,克服了定点CORDIC运算精度差,浮点CORDIC迭代延时大、实现复杂的问题。该算法既可用于通用微处理器的设计,也可用于高性能DSP的设计。

  • 标签: 微处理器设计 复杂指令集计算机 超越函数指令 浮点CORDIC 误差分析
  • 简介:本文详细介绍了基于超宽带(UWB)技术的双载波正交频分复用(DC—OFDM)系统中的一种符号同步算法,该算法把整个符号同步过程分为四个步骤来实现:包检测、粗同步、时频编码(TFC)检测以及精细同步。在算法的实现上,本文采用了自相关和互相关的方法,以满足在不同的室内多径环境下UWB技术的要求,并且该算法具有很好的鲁棒性。

  • 标签: 超宽带技术 正交频分复用 符号同步 时频编码
  • 简介:小波变换克服了传统傅立叶变换的缺点,具有良好的时频局部化性能,从而使得小波理论在图像处理领域得到广泛的应用。PowerPCG4系列以后的CPU中增加了SIMD扩展指令集,并命名为AltiVec技术,利用这些指令可以显著提高需要处理大量数据运算的软件的效率。本文提出了一种基于AltiVec技术的小波变换优化算法,实验结果表明此算法是行之有效的。

  • 标签: 多分辨分析 小波变换 POWERPC Altivec
  • 简介:本设计对免缩放因子CORDIC算法进一步改进,改进包括进一步减少迭代次数和减少双步CORDIC算法中区间折叠模块输出调整方式。将改进后的算法与免缩放因子单步算法和免缩放因子双步算法相结合,给出一种正余弦波形产生的架构。用Verilog编写RTL级实现改进后的架构代码,仿真输出与Matlab数据对比,其中正余弦误差都集中在2%一下。在A1teraEP2C70F89C6芯片上做FPGA验证,时钟频率可达1000MHz。

  • 标签: 算法改进 CORDIC 免缩放因子 MODEL SIM MATLAB
  • 简介:随着安全算法的发展,其复杂性和算法操作数据位数也随之迅速增加。安全算法的硬件实现和加速器化已成为必然趋势。本文针对北京华虹集成电路设计有限公司的安全算法加速器IP核的验证项目,介绍了Synopsys公司VMM验证平台和AMBAVIP在其中的应用。主要阐述了选择VMM验证平台与AMBAVIP的依据;VMM环境中定向测试发生器(Generator)模块的编写、测试案例编写、安全算法的设计、仿真信息筛选方面的应用技巧。通过本验证平台,查出了加速器很多处设计错误。仿真平台验证结束后,在FPGA上对本加速器进行了大量椭圆曲线的测试。所有测试全部通过,证明了本验证平台的有效性。

  • 标签: 验证 VMM AMBA VIP 安全算法加速器 SYSTEMVERILOG
  • 简介:据《日刊工业新闻》消息,京株式会社计划于2020年开始稼动位于越南北部的河南省线路板新工厂,在此以生产用于汽车电子的双面线路板为中心,当前汽车电子装置的需求正高涨。现在.正在汇总投资额和生产能力的详细信息。这京的继中国、印度尼西亚后第三个海外生产点。2019年1月在当地设立生产子公司,注册金额约16亿5000万日元(约9900万人民币),计划使用土地面积3~4万平方米.招募员工数百人。

  • 标签: 线路板厂 越南北部 面板 车载 定位 生产能力