简介:高速异步串行总线在现代通信设备中应用越来越广,文中介绍了一种基于FPGA的高速异步串行总线设计,详细描述了硬件设计和总线协议的实现方法。在现代通信系统的应用中有较高的实用价值。
简介:文中介绍一个发射机中的“上变频”模块的设计。中频输入频率为300±100MHz,本振输入为3100MHz。射频输出为3400±100MHz。带内波纹ldB以内。杂波抑制大于30dBc。选用Hittite的双平衡混频器HMC215LP4和mini公司的放大器gail-39。为了保证发射信号频谱的纯度,抑制谐杂波干扰,在发射链路的最后一级加入了定制的腔体滤波器。测试结果表明达到了指标要求。
简介:本文提出了基于FPGA的数字PR控制器设计方法。研究了PR控制器的特点及离散化方法。完成了浮、定点PR控制器的硬件实现。分析并解决了位数扩展、历史值锁存、系统同步等关键问题。提出的数字控制器设计流程具有普遍适用性,可应用于其他控制器的硬件实现。搭建了基于DSP+FPGA控制系统的H桥级联型多电平逆变器实验样机。对硬件化PR控制器进行了实际验证。仿真和实验表明本文设计的数字PR控制器能够在较强电磁干扰环境中高速稳定运行。具有较高实用性。